Чому логіка CMOS має більшу затримку, ніж TTL?

Вихідна потужність CMOS вища, а також менший розмір. Завдяки більшій перешкодостійкості вони дозволяють передавати нижчі рівні шуму. Крім того, затримки поширення менші і, отже, забезпечують більш швидку передачу сигналу, ніж схеми TTL.

CMOS порівняно з TTL: Однак, Енергоспоживання CMOS зростає швидше, ніж TTL, зі збільшенням тактової частоти. Нижче споживання струму вимагає меншого розподілу джерела живлення, що призводить до простішої та дешевшої конструкції.

Час затримки розповсюдження пристроїв CMOS є відносно великим через їх високий вихідний опір . Типовий час затримки становить 60 нс для VDD = 5 В і 25 нс для VDD = 10 В. Подвоєння напруги живлення більш ніж подвоює швидкість затвора CMOS.

TTL означає транзисторно-транзисторну логіку та використовує кілька транзисторів для створення логічних елементів. CMOS має нижче енергоспоживання, вищу завадостійкість і більший розхід, ніж TTL, але він також має меншу швидкість перемикання, вищу вхідну ємність і більшу сприйнятливість до електростатичного розряду.

TTL: призначений для високої швидкості. CMOS: призначений для низького споживання. Зараз у цих двох сімействах створено інші, які намагаються досягти найкращого з обох: низьке споживання та висока швидкість. Не згадується сімейство логіки ECL, яке знаходиться посередині між TTL і CMOS.

CMOS означає комплементарний металооксидний напівпровідник і використовує пари транзисторів для створення логічних елементів. TTL означає транзисторно-транзисторна логіка, і використовує кілька транзисторів для створення логічних елементів.